Diseño e Implementación de Generador de Señal BPSK con Parámetros Regulables
En este trabajo se diseñó e implementó un generador de señal modulada en fase. El circuito se implementó mediante una FPGA (Field Programmable Gate Array) y un conversor digital analógico (DAC). El sistema desarrollado permite recibir los datos a través de una entrada externa o los genera en forma i...
Guardado en:
| Autor principal: | Morel, Mariano Damián |
|---|---|
| Otros Autores: | De Micco, Luciana |
| Formato: | Tesis acceptedVersion Tesis de grado |
| Lenguaje: | Español |
| Publicado: |
Universidad Nacional de Mar del Plata. Facultad de Ingeniería; Argentina
2022
|
| Materias: | |
| Acceso en línea: | http://rinfi.fi.mdp.edu.ar/xmlui/handle/123456789/668 |
| Aporte de: |
Ejemplares similares
-
Components : databook volume 1 /
Publicado: (1991) -
Desarrollo de un sistema para el conteo de múltiples señales en coincidencia basado en tecnología FPGA
por: Bolaños, Matías Rubén, et al.
Publicado: (2023) -
6617: arquitectura RISC de ancho de palabra de datos parametrizable para implementaciones sobre tecnología FPGA
por: Gillig, Julián U. da Silva, et al.
Publicado: (2003) -
Intelligent systems engineering with reconfigurable computing
por: Skliarova, Iouliia
Publicado: (2006) -
Synthesis of arithmetic circuits : FPGA, ASIC and embedded systems /
por: Deschamps, Jean-Pierre, 1945-
Publicado: (2005)