|
|
|
|
LEADER |
01768cam#a22005171a 4500 |
001 |
SEX00005416 |
003 |
SEX |
005 |
20250509121214.0 |
008 |
021018s2001 mx f b ||||0 spa || |
020 |
|
|
|a 9701704045
|
037 |
|
|
|a 00011096
|
040 |
|
|
|a AR-SmtUNC
|b spa
|
041 |
1 |
|
|a spa
|
044 |
|
|
|a mx
|
080 |
|
|
|a 681.32/.34
|x W139d3e
|
100 |
1 |
|
|a Wakerly, John F.
|9 11729
|
245 |
1 |
0 |
|a Diseño digital :
|b principios y prácticas /
|c [por] John F., Wakerly; Traduido [por] Efrén Alatorre, Miguel; Revisión técnica [por] Hugo, Gámez Cuatzín
|
250 |
|
|
|a 3a. ed.
|
260 |
|
|
|a México :
|b Pearson Educación,
|c /c.2001/
|
300 |
|
|
|a xxvii, 946 pág. ;
|b fig. ; tablas.
|c 24 cm.
|
365 |
|
|
|b 30
|c ARS
|
500 |
|
|
|a Referencias, problemas propuestos, ejercicios al final de cada capítulo
|a Indice p: 923-946
|
541 |
|
|
|c Compra Carnet /2002
|
562 |
|
|
|e 3 ej.
|
590 |
|
|
|a CD-ROM dados de baja del inv. 11096
|
650 |
1 |
0 |
|a Electrónica
|9 26
|
650 |
1 |
0 |
|a Computación
|9 66
|
650 |
2 |
0 |
|a Ingeniería eléctrica
|9 676
|
650 |
2 |
0 |
|a Ordenador
|9 28
|
650 |
2 |
0 |
|a Tecnicas digitalesprincipios y prácticas
|9 34852
|
653 |
|
|
|a TECNICAS DIGITALES:PRINCIPIOS Y PRACTICAS
|
653 |
|
|
|a SISTEMAS DIGITALES
|
653 |
|
|
|a DISEÑO DIGITAL
|
653 |
|
|
|a CMOS-(SEMICONDUCTOR METAL- OXIDO COMPLEMENTARIO)
|
653 |
|
|
|a LENGUAJES DE DISEÑO HARDWARE
|
653 |
|
|
|a ASPECTOS ELECTRONICOS DEL DISEÑO DIGITAL
|
653 |
|
|
|a ASPECTOS DE SOFTWARE DEL DISEÑO DIGITAL
|
653 |
|
|
|a CIRCUITOS DIGITALES
|
653 |
|
|
|a CIRCUITOS CMOS
|
653 |
|
|
|a PRINCIPIOS DE DISEÑO LOGICO
|
653 |
|
|
|a MEMORIAS:DISPOSITIVOS CPLD Y FPGA
|
852 |
|
|
|a PRES
|
942 |
|
|
|c BK
|0 133
|2 udc
|
945 |
|
|
|c 4647
|d Mastracchio Claudia
|
970 |
|
|
|a book
|
999 |
|
|
|c 4177
|d 4177
|