Implementación en FPGA de códigos polares para corrección de errores en comunicaciones digitales

En este proyecto se trabajo sobre la implementación mediante FPGA de códigos polares para corrección de errores. Como parte del mismo se desarrolla también un sistema automatizado de pruebas, cuya utilidad se extiende más allá de una aplicación particular de códigos correctores de errores. A modo d...

Descripción completa

Guardado en:
Detalles Bibliográficos
Autor principal: Krasser, Federico Guillermo
Formato: Artículo
Lenguaje:Español
Publicado: Universidad Nacional de Mar del Plata. Facultad de Ingeniería. Argentina 2018
Acceso en línea:http://rinfi.fi.mdp.edu.ar/xmlui/handle/123456789/252
Aporte de:
id I29-R182123456789-252
record_format ojs
institution Universidad Nacional de Mar del Plata (UNMdP)
institution_str I-29
repository_str R-182
container_title_str RINFI - Facultad de Ingeniería (UNLdP)
language Español
format Artículo
author Krasser, Federico Guillermo
spellingShingle Krasser, Federico Guillermo
Implementación en FPGA de códigos polares para corrección de errores en comunicaciones digitales
author_facet Krasser, Federico Guillermo
author_sort Krasser, Federico Guillermo
title Implementación en FPGA de códigos polares para corrección de errores en comunicaciones digitales
title_short Implementación en FPGA de códigos polares para corrección de errores en comunicaciones digitales
title_full Implementación en FPGA de códigos polares para corrección de errores en comunicaciones digitales
title_fullStr Implementación en FPGA de códigos polares para corrección de errores en comunicaciones digitales
title_full_unstemmed Implementación en FPGA de códigos polares para corrección de errores en comunicaciones digitales
title_sort implementación en fpga de códigos polares para corrección de errores en comunicaciones digitales
description En este proyecto se trabajo sobre la implementación mediante FPGA de códigos polares para corrección de errores. Como parte del mismo se desarrolla también un sistema automatizado de pruebas, cuya utilidad se extiende más allá de una aplicación particular de códigos correctores de errores. A modo de guía, el presente informe se divide en seis capítulos, relacionados en gran medida con la cronología del proyecto. Los primeros capítulos de este informe presentan los principales conceptos referidos a la corrección de errores y los códigos polares. Posteriormente se tratan los aspectos relacionados al diseño y concepción del sistema en FPGA. El cuarto capitulo esta dedicado al sistema desarrollado para automatizar la verificación de funcionamiento mediante la simulación de canales de comunicaciones en sistemas embebidos. En el quinto capitulo se exponen los resultados obtenidos en la implementación practica de códigos y canales ya previamente estudiados mediante programas de simulación. El último capitulo es dedicado a las conclusiones y a las consideraciones y mejoras que podrían aconsejarse para posteriores ampliaciones de este proyecto, o en proyectos similares. Finalmente se encuentran los anexos; en ellos se incluyen partes importantes del diseño como los códigos usados durante la implementación y líneas de código particularmente relevantes.
publisher Universidad Nacional de Mar del Plata. Facultad de Ingeniería. Argentina
publishDate 2018
url http://rinfi.fi.mdp.edu.ar/xmlui/handle/123456789/252
work_keys_str_mv AT krasserfedericoguillermo implementacionenfpgadecodigospolaresparacorrecciondeerroresencomunicacionesdigitales
bdutipo_str Revistas
_version_ 1764819791325954048